可配置多達(dá)6個高端驅(qū)動器
RDSON=最大1.5Ω@Tj=25°C
每個輸出的電流限制至少為0.8A
電源電壓4.75V至5.25V
輸出電壓鉗位最小35V(低壓側(cè)模式)
輸出電壓鉗位-30V(高壓側(cè)模式)
數(shù)據(jù)通信用SPI接口
2個輸出的額外PWM輸入
所有輸出的熱關(guān)機(jī)
關(guān)閉模式下的開放式負(fù)載檢測
輸出反向電池保護(hù)(amb)
高壓側(cè)接地?cái)嚅_配置
輸出
說明
L9848集成電路是一種高度靈活的單片介質(zhì)包含2個專用的電流輸出驅(qū)動器低端輸出(輸出7-8)和6個可以用作內(nèi)部低端或高端驅(qū)動任意組合(輸出1-6)。此外,2個輸出能夠通過外部引腳進(jìn)行PWMed(輸出5-6)。集成標(biāo)準(zhǔn)串行外圍接口(SPI)控制所有輸出并提供診斷信息。集成箝位電路,波形成形,正、負(fù)電壓瞬變保護(hù)、所有輸出的熱關(guān)機(jī)汽車和工業(yè)應(yīng)用范圍
絕對最大額定值
用于外部施加到設(shè)備上的電壓和電流。如果將此零件從規(guī)定的絕對最大額定值范圍外取出,可能會造成無法修復(fù)的損壞

操作條件
如果超出最大額定值,此部件可能無法工作。一旦條件恢復(fù)到
規(guī)定的最大額定值或功率被重新循環(huán),零件將恢復(fù)而不會損壞或退化。

電氣特性
直流特性
(Tj=-40°C至150°C,VDD=4.75Vdc至5.25Vdc,VBatt=9V至18V,除非另有規(guī)定)

電氣特性(續(xù))
直流特性
(Tj=-40°C至150°C,VDD=4.75Vdc至5.25Vdc,VBatt=9V至18V,除非另有規(guī)定)

交流特性
(Tj=-40°C至150°C,VDD=4.75V至5.25Vdc,VBatt=9V至18V,除非另有規(guī)定)



功能描述
一般特征
L9848集成電路是一個單片集成電路,它為驅(qū)動中等負(fù)載提供了高度的靈活性。8個輸出,其中6個(輸出1-6)可以作為任何組合的內(nèi)部低端或高端驅(qū)動器,2個是專用低壓側(cè)輸出(輸出7-8)。使用該設(shè)備可通過SPI接口串行控制輸出,從而降低微處理器的I/O端口要求。此外,輸出5-6能夠通過外部引腳(輸入5-6)進(jìn)行PWMed。8位SPI輸入用于命令8個輸出驅(qū)動器打開或關(guān)閉和附加,以指示可能已發(fā)生的鎖定故障條件。多個L9848可以通過菊花鏈與每個設(shè)備的一個額外的微處理器I/O端口(CSn)相連。實(shí)現(xiàn)的自配置允許用戶將高側(cè)或低壓側(cè)負(fù)載連接到這些輸出端,L9848將正確驅(qū)動它們以及提供正確的故障模式操作,無需其他輸入。該裝置切換可變負(fù)載工作溫度范圍內(nèi)的電流。輸出是MOSFET驅(qū)動器,以最小化Vdd電流要求。沒有VBatt輸入引腳,但是VBatt連接到高端輸出的漏極。L9848當(dāng)施加到輸出漏極的電源電壓在工作范圍內(nèi)時,符合所有要求的規(guī)格。對于施加在漏極上的電源電壓低至6.8V,該部件是正常工作的,但它確實(shí)起作用不滿足所有參數(shù)限制,即輸出通電狀態(tài)電壓。
輸出-通用特性
6個自配置輸出(輸出1-6)能夠驅(qū)動白熾燈、感應(yīng)負(fù)載(非PWMed)或偏向VBatt的電阻負(fù)載。這些輸出通過SPI總線啟用和禁用。每個這些輸出具有短路電流限制,并具有“功能說明-熱關(guān)機(jī)”中所述的過熱保護(hù)。當(dāng)高壓側(cè)配置輸出在被指令接通時,電源電壓將變?yōu)椋╒Batt-45V)的較小負(fù)電壓。這是由于設(shè)計(jì)電路和MOSFET的跨導(dǎo)。當(dāng)指令低側(cè)配置輸出時關(guān)閉在被命令打開后,輸出電壓將上升到內(nèi)部齊納鉗位電壓(40Vdc最小值)由于感應(yīng)負(fù)載的反激。
–輸出1-4
這四個輸出可以用作高壓側(cè)或低壓側(cè)驅(qū)動。集成電流源上拉采用下拉方式正確鎖定“空載”故障數(shù)據(jù)。這兩種電流來源需要檢測開路負(fù)載狀態(tài),因?yàn)檫@些輸出自配置為高壓側(cè)或低壓側(cè)驅(qū)動器。
輸出1-4(DRN1-4)的排水連接這些引腳連接到n溝道MOSFET晶體管的漏極。輸出1-4(SRC1-4)的源連接這些引腳連接到n溝道MOSFET晶體管的源。
–輸出5-6
這兩個自配置輸出可用于驅(qū)動高側(cè)或低側(cè)負(fù)載。除了這些輸出由SPI總線控制,也可以通過IN5和IN6輸入啟用和禁用。IN5和IN6輸入與SPI命令邏輯地“或”,以允許IN5-6輸入或啟動這些輸出的SPI命令。在這些輸出上使用IN5-6進(jìn)行PWM控制應(yīng)只能在非感應(yīng)負(fù)載下進(jìn)行。采用集成電流源上拉和下拉,以正確鎖定“空載”故障數(shù)據(jù)。這兩個電流源都需要檢測一個開放的,因?yàn)檫@些輸出自配置為高或低側(cè)驅(qū)動器輸出口5-6(DRN5-6)的排水連接這些引腳連接到n溝道MOSFET晶體管的漏極。
輸出5-6(SRC5-6)的源連接
這些引腳連接到n溝道MOSFET晶體管的源。
–輸出7-8
這兩個輸出(DRN7-8)是專用的低端驅(qū)動器。集成電流源下拉需要正確鎖定“空載”故障數(shù)據(jù)。
主電源輸入(VDD)
VDD輸入是L9848的主電源。此電源用作所有its的電源邏輯電路和其他各種功能。請注意,如果L9848與正在運(yùn)行的處理器連接在較低電壓(例如3.0 VDC)下,連接到L9848的微處理器輸入將從0擺動到5.0直流電。
離散輸入(IN5-6)
這些輸入允許在不使用SPI的情況下通過外部引腳啟用輸出5-6。一個邏輯“1”無論SPI命令寄存器的狀態(tài)如何,輸入都會啟用相應(yīng)的輸出。邏輯“0”開啟如果SPI命令寄存器沒有命令該輸出打開,這些輸入將禁用相應(yīng)的輸出。如果僅通過SPI(內(nèi)部下拉)控制輸出,這些引腳可以保持“打開”。這些輸入適用于脈沖寬度調(diào)制(PWMed)的非感應(yīng)負(fù)載。這允許PWM控制沒有使用SPI。TTL電平兼容的輸入電壓允許微處理器正常工作使用5.0V或3.0V的Vdd電源
串行外設(shè)接口(SPI)
一種標(biāo)準(zhǔn)的串行外圍接口,由串行時鐘(SCLK)、數(shù)據(jù)輸出(DO)、數(shù)據(jù)輸入(DI)和芯片組成實(shí)現(xiàn)Select(CS)以允許訪問L9848的內(nèi)部寄存器。所有輸出通過這個SPI。那個輸入引腳CS、SCLK和DI具有TTL電平兼容的輸入電壓,允許正常工作來自使用5.0V或3.0V作為VDD電源的微處理器。L9848的設(shè)計(jì)允許多個L9848的“菊花鏈”進(jìn)一步減少對控制器引腳的需求。
–串行數(shù)據(jù)輸出(DO)
當(dāng)CS為邏輯“0”(低)時,該輸出引腳處于三態(tài)狀態(tài)。當(dāng)CS為邏輯“1”(高)時,該引腳總是將8位數(shù)據(jù)從故障寄存器傳輸?shù)綌?shù)字控制器。在前8位之后數(shù)據(jù)被發(fā)送到DO輸出,然后依次發(fā)送剛剛接收到的數(shù)字?jǐn)?shù)據(jù)(8個SCLK循環(huán)之前)在DI引腳上。DO輸出繼續(xù)發(fā)送8 SCLK延遲位從DI輸入到CS最終從邏輯“1”轉(zhuǎn)換到邏輯“0”的數(shù)據(jù)。是否更改數(shù)據(jù)在SCLK下降邊緣后,狀態(tài)為10ns或更晚。根據(jù)定義,MSB(表3)是一旦CS從邏輯“0”轉(zhuǎn)換到邏輯“1”,DO和LSB上傳輸?shù)淖止?jié)是在DO上傳輸?shù)淖止?jié)的最后一位。
–串行數(shù)據(jù)輸入(DI)
當(dāng)CS高時,此輸入從數(shù)字控制器獲取數(shù)據(jù)。L9848接受8位數(shù)據(jù)流命令輸出打開或關(guān)閉。根據(jù)定義,MSB(表1)是每個在DI上接收的字節(jié),LSB是DI上接收到的每個字節(jié)的最后一位,一旦CS從邏輯“0”到邏輯“1”。
–芯片選擇(CS)
這是芯片選擇輸入引腳。在CS的上升沿,DO引腳從三態(tài)切換到主動輸出模式。當(dāng)CS為高電平時,寄存器數(shù)據(jù)分別由DI和DO引腳在每個后續(xù)SCLK上移入和移出。在CS的下降沿,DO引腳切換回三態(tài)如果接收到有效的DI字節(jié),則模式和故障寄存器將被“清除”。有效的DI字節(jié)定義如下:首先,接收到8位的倍數(shù)當(dāng)CS降低時,第2個SCLK較低當(dāng)SCLK低時,第三個電流SPI循環(huán)開始除非滿足上述3個條件,否則故障數(shù)據(jù)不會被清除。SCLK轉(zhuǎn)換必須在CS被解釋為活動之前看到。為了有足夠的時間重新加載故障寄存器,CS引腳必須保持低至少1μs,然后再次變高,然后開始移動故障數(shù)據(jù)在DO引腳上位出。CS有一個集成的故障濾波器,用于50ns或較短(即無故障數(shù)據(jù)和輸出1-8啟用狀態(tài)將改變)。對于開路情況CS內(nèi)部拉低至GND。
–串行時鐘(SCLK)
這是用于同步串行數(shù)據(jù)傳輸?shù)臅r鐘信號輸入。DI數(shù)據(jù)被轉(zhuǎn)移到DI中在SCLK上升沿輸入,在SCLK下降沿進(jìn)行數(shù)據(jù)更改。
SPI DI輸入命令寄存器
輸入字節(jié)(8位)被路由到命令寄存器。表中給出了該命令寄存器的內(nèi)容1和表2。附加的DI數(shù)據(jù)將繼續(xù)纏繞在DO管腳上。如果CS在接收完當(dāng)前字節(jié)后,這個剛剛發(fā)送的字節(jié)將被忽略

故障操作
故障診斷功能包括一個8位內(nèi)部移位寄存器。通過比較源極或漏極電壓與VDD電壓,提供開路或短路負(fù)載檢測。當(dāng)輸出連接為低壓側(cè)裝置或高壓側(cè)裝置被指令關(guān)閉,可檢測到開路負(fù)載。當(dāng)作為低壓側(cè)裝置或高壓側(cè)裝置連接的輸出裝置被指令接通短路負(fù)載時,可以檢測到。這個如果輸出1-8出現(xiàn)短路、開路或溫度過高情況,則每個通道的故障位“設(shè)置”。該故障寄存器的內(nèi)容如表3所示。每個單獨(dú)通道的輸出負(fù)載狀態(tài)在中定義表4。如果開路和短路滿足最小持續(xù)時間標(biāo)準(zhǔn),則隨后重新鎖閉如果熱故障在CS變?yōu)椤暗汀焙蠓铣掷m(xù)時間標(biāo)準(zhǔn),則熱故障將被重新鎖定條件仍然存在。故障寄存器能夠檢測和鎖定多個故障條件(在8個輸出中)在清除故障標(biāo)志之間發(fā)生的。所有故障將在芯片選擇(CS)的下降沿清除。

初始故障寄存器SPI周期
在首次將VDD應(yīng)用到L9848之后,在
初始SPI周期和所有后續(xù)周期的有效故障數(shù)據(jù)將從DO(故障位)中時鐘輸出。
“設(shè)置”的位表示哪個輸出有故障。
–白熾燈輸出
由于與
燈負(fù)載。例如,燈負(fù)載通道在一個SPI循環(huán)期間啟用。大約
20ms-100ms后,需要一個SPI循環(huán)來讀取正確的故障鎖存數(shù)據(jù),該數(shù)據(jù)將被清除
在那個SPI周期的CS下降邊緣之后。
輸出1-6的配置
每個輸出的漏極和源引腳必須以以下兩種配置之一連接(請參閱
圖6a和圖6b)。
–低端驅(qū)動程序
當(dāng)在低端驅(qū)動器配置中連接輸出1-6的任意組合時
適用輸出(SRC1-6)必須接地。適用輸出的漏極(DRN1-
6) 必須連接到負(fù)載的低端。
–高端駕駛員
當(dāng)輸出1-6的任何組合連接到高側(cè)驅(qū)動配置中時
適用輸出(DRN1-6)必須連接到VBatt。適用輸出的來源
(SRC1-6)必須連接到負(fù)載的高壓側(cè)。
DRN1-6對負(fù)電壓瞬變的敏感性
對于連接并用于高壓側(cè)驅(qū)動的任何輸出,快速負(fù)瞬態(tài)轉(zhuǎn)換率不會無意中發(fā)出POR(上電復(fù)位)或?qū)е录纳]鎖發(fā)生。但在某些情況下
可能需要有一個10nF到100nF的陶瓷芯片電容器從漏極連接到GND以幫助
防止由于設(shè)備排水管上的非常快的負(fù)瞬態(tài)而導(dǎo)致問題的發(fā)生。
熱關(guān)機(jī)
每8個輸出都有獨(dú)立的熱保護(hù)電路,一旦局部n溝道MOSFET器件溫度達(dá)到超溫關(guān)機(jī)極限。由于啟用和禁用溫度水平的滯后性,故障通道將周期性地關(guān)閉和打開,直到出現(xiàn)故障條件被清除,環(huán)境溫度充分降低或輸出被命令關(guān)閉。一旦任何單個通道進(jìn)入熱關(guān)機(jī)狀態(tài),邏輯“1”被鎖存到故障寄存器中,如果它滿足熱故障過濾器(注:不通過開路/短路故障過濾器)。注:由于L9848的設(shè)計(jì),每個輸出的熱限制“可能”并不真正獨(dú)立,如果一個輸出短路,它可能會影響其他輸出的操作(由于模具中的橫向加熱)。用戶可能需要監(jiān)視故障位定期地。如果一個故障位被“設(shè)置”為最后啟用的輸出,并且隨后,其他啟用輸出的故障位開始被“設(shè)置”,用戶將在100ms內(nèi)發(fā)送兩個SPI寫入周期。第一個SPI寫入周期將“清除”故障鎖存。如果是多個在第二個SPI寫入周期之后,會顯示故障,這些故障很可能是熱故障。然后用戶將禁用此輸出最近啟用的。隨后應(yīng)詢問故障寄存器,以驗(yàn)證其他已啟用輸出通道的正確操作。
充電泵使用
L9848為6個可配置輸出通道中的每一個使用單獨(dú)的電荷泵和振蕩器來提供
低RDSON值當(dāng)連接在高側(cè)配置時,這些振蕩器以非同步工作模式工作。這些電荷泵的頻率范圍設(shè)計(jì)為高于調(diào)幅收音機(jī)波段和低于8.0MHz,這樣諧波就不會進(jìn)入調(diào)頻收音機(jī)波段。
波形成形
所有輸出(輸出1-8)的開啟和關(guān)閉轉(zhuǎn)換速率都受到限制,以降低傳導(dǎo)電磁兼容性車輛線束中的能量。在輸出驅(qū)動過程中,開關(guān)電壓的特性是線性的,沒有間斷狀態(tài)轉(zhuǎn)換。
POR寄存器初始化
如果VDD電源在0.3ms到3ms內(nèi)從0增加到5VDC,L9848將喚醒。L9848有一個監(jiān)測VDD電壓的POR電路。當(dāng)VDD電壓大致達(dá)到4.1VDC,并保持在該跳閘水平以上至少20μs,命令和故障寄存器被“清除”。在VDD達(dá)到該跳閘電平之前,保證所有八個輸出處于關(guān)閉狀態(tài)。在發(fā)生有效POR且VDD電壓低于有效高電平,達(dá)到所需量后時間,L9848的電源是完全控制的。沒有輸出會出現(xiàn)故障“開”,也沒有錯誤的故障在DO輸出上允許數(shù)據(jù)。
異常電壓條件L9848在以下異常電壓條件下仍能正常工作。
–倒車電池
直接施加或通過負(fù)載施加到帶源引腳(SRC1-6)的漏極引腳(DRN1-6)接負(fù)載或接地(冷燈、螺線管等)。
–最大負(fù)瞬態(tài)
這會迫使輸出的排水管或電源低于模塊接地-20V。地面偏移量L9848接地和任何直接連接到高側(cè)負(fù)載時底盤接地。如果驅(qū)動低側(cè)負(fù)載,L9848接地和負(fù)載接地之間不會有偏移。此外,可能存在最大地差L9848接地和與之相連的任何其他模塊之間的-0.5V至1.0V或±VAC(10-200赫茲)。
–失去地面操作
在L9848模塊失去接地的情況下,任何輸出都受到保護(hù),以在電源仍然接通的情況下激活。

安芯科創(chuàng)是一家國內(nèi)芯片代理和國外品牌分銷的綜合服務(wù)商,公司提供芯片ic選型、藍(lán)牙WIFI模組、進(jìn)口芯片替換國產(chǎn)降成本等解決方案,可承接項(xiàng)目開發(fā),以及元器件一站式采購服務(wù),類型有運(yùn)放芯片、電源芯片、MO芯片、藍(lán)牙芯片、MCU芯片、二極管、三極管、電阻、電容、連接器、電感、繼電器、晶振、藍(lán)牙模組、WI模組及各類模組等電子元器件銷售。(關(guān)于元器件價格請咨詢在線客服黃經(jīng)理:15382911663)
代理分銷品牌有:ADI_亞德諾半導(dǎo)體/ALTBRA_阿爾特拉/BARROT_百瑞互聯(lián)/BORN_伯恩半導(dǎo)體/BROADCHIP_廣芯電子/COREBAI_芯佰微/DK_東科半導(dǎo)體/HDSC_華大半導(dǎo)體/holychip_芯圣/HUATECH_華泰/INFINEON_英飛凌/INTEL_英特爾/ISSI/LATTICE_萊迪思/maplesemi_美浦森/MICROCHIP_微芯/MS_瑞盟/NATION_國民技術(shù)/NEXPERIA_安世半導(dǎo)體/NXP_恩智浦/Panasonic_松下電器/RENESAS_瑞莎/SAMSUNG_三星/ST_意法半導(dǎo)體/TD_TECHCODE美國泰德半導(dǎo)體/TI_德州儀器/VISHAY_威世/XILINX_賽靈思/芯唐微電子等等
免責(zé)聲明:部分圖文來源網(wǎng)絡(luò),文章內(nèi)容僅供參考,不構(gòu)成投資建議,若內(nèi)容有誤或涉及侵權(quán)可聯(lián)系刪除。
Copyright ? 2002-2023 深圳市安芯科創(chuàng)科技有限公司 版權(quán)所有 備案號:粵ICP備2023092210號-1