八個低RDSon數(shù)據(jù)輸出
(25°C時IO=1A時為0.5Ω,VCC=5V±5%)
8位串行輸入數(shù)據(jù)(SPI)
8位串行診斷輸出
過載和開路條件
輸出短路保護
CHIPENABLESELECTFUNCTION(低電平有效)
每個輸出的內(nèi)部36V夾緊
與另一個八進制級聯(lián)
.低靜態(tài)電流(最大10mA)
.MULTIWATT15、PowerSO20和SO20L
說明
L9822E是一個八進制低壓側電磁閥驅動器重點研究了多功率BCD技術適用于澳大利亞的行車燈、繼電器和電磁閥移動環(huán)境。DMOS超過了L9822E具有非常低的功耗。數(shù)據(jù)通過串行方式傳輸?shù)皆O備串行外圍接口(SPI)協(xié)議。L9822具有輸出狀態(tài)監(jiān)視功能功能。

管腳說明
VCC公司
邏輯電源電壓-標稱5V
接地
設備地面。這個邏輯電路和功率輸出級的接地裝置。
重置
異步復位L9822ESP內(nèi)部的輸出級、并行鎖存器和移位寄存器。
此引腳處于低激活狀態(tài),不能保持浮動狀態(tài)。通電清除功能可以通過一個外部電阻器將該引腳連接到VCC用外部電容器接地。
總工程師
芯片啟用。數(shù)據(jù)從移位寄存器傳輸?shù)叫盘柹仙氐妮敵龆恕T撔盘柕南陆笛卦O置移位寄存器輸出電壓檢測位來自輸出級。SO引腳的輸出驅動器是此引腳低時啟用。所以串行輸出。此引腳是移位寄存器,當CE高時,它是三態(tài)的。A此管腳上的數(shù)據(jù)位為高表示特殊輸出為高。該引腳上的數(shù)據(jù)位低表示輸出低。將串行輸出位與前一位進行比較串行輸入位外部微控制器執(zhí)行L9822提供的診斷數(shù)據(jù)。硅串行輸入。該引腳是串行數(shù)據(jù)輸入。高潮在此Pin上,將編程一個ParticularRoutPuttoBeoff,開一會兒就可以了。
SCLK
串行時鐘。該引腳為移位寄存器計時。新的所以數(shù)據(jù)會出現(xiàn)在這個引腳的每一個上升沿上新的數(shù)據(jù)將被鎖存到每一個slk's fal ling edge到移位寄存器中。輸出00-07電源輸出引腳輸入和輸出位與07位相對應,首先通過SPI接收公共汽車和00是最后。輸出端提供限流和電壓傳感器故障功能指示和保護。額定負載電流這些輸出為500mA,但電流限制設置為最小值1.05A。輸出也有車載夾具設置為約36V用于再循環(huán)感應負載電流。
電氣特性(VCC=5V±5%。Tj=–40至125°C;除非另有規(guī)定)

電氣特性(續(xù))

串行外圍接口(見圖2,時序圖)

功能描述
L9822ESPDMOS輸出一個低操作po werdevicefeatu環(huán),八個1ΩRDSON dmos驅動器輸出級有瞬態(tài)保護電路。每個信道由輸出鎖存器和公共復位線獨立控制所有八個輸出。驅動器的飽和度低短路保護和直流電以及電磁閥、燈和繼電器等電阻負載。數(shù)據(jù)通過這些串行接口(SPI)傳輸?shù)皆O備協(xié)議。那個電路通過串行輸入接收8位串行數(shù)據(jù)(SI)存儲在內(nèi)部寄存器中以控制輸出驅動程序。串行輸出(SO)提供8表示電壓水平的診斷數(shù)據(jù)位在驅動器輸出端。這使得微處理器診斷輸出驅動器的狀況。輸出飽和電壓由不飽和狀態(tài)的比較器能夠通過斷層打開特定河流重置線路。該電路還可與其他八進制驅動器級聯(lián),以阻塞8位多個數(shù)據(jù)。芯片啟用(CE)時選擇設備線路低。另外,(SO)被置于三態(tài)模式取消選擇設備時。負邊緣(CE)傳輸驅動器的電壓電平對移動寄存器和(CE)的積極影響將來自換檔寄存器的新數(shù)據(jù)鎖存到兩個驅動器上。當CE低時,數(shù)據(jù)位包含在移位寄存器每數(shù)據(jù)位存在于SI時的SCLK正躍遷輸入被鎖存到移位寄存器負遷移。
內(nèi)部塊說明
設備的內(nèi)部架構基于三個內(nèi)部主塊:用于與SPI總線對話的八進制移位寄存器、寫入設備的控制位的八進制鎖和八進制加載驅動程序數(shù)組。移位寄存器移位寄存器有串行和并行輸入以及串行和并行輸出。串行輸入ac接收來自SPIBUS的數(shù)據(jù),串行輸出同時將數(shù)據(jù)發(fā)送到SPI總線。這個平行輸出鎖緊在adata的L9822ESPattheend側的平行板上轉移。那個在數(shù)據(jù)傳輸周期開始時,并行輸入卡阻診斷數(shù)據(jù)到換檔寄存器。
平行閂鎖
并行鎖存器保存來自移位的輸入數(shù)據(jù)注冊。然后這些數(shù)據(jù)驅動輸出級。鎖存器中的單個寄存器可以通過以保護過載的故障條件輸出階段。整個鎖閂也被清除了通過復位信號。
輸出級
輸出級提供主動低驅動信號適用于0.75A連續(xù)負載。每個輸出有一個電流限制電路輸出電流至少為1.05A,以允許高in 急流。另外,輸出內(nèi)部齊納值設置為36伏以鉗制感應瞬變在關閉時。每個輸出也有一個電壓比較表輸出節(jié)點。如果on輸出引腳上的電壓超過1.8V,則故障為假設和鎖閂驅動這個特定的階段復位,關閉輸出以保護它。此操作的說明如下。這些組件還提供診斷反饋數(shù)據(jù)給轉變注冊。另外,比較器為臺南內(nèi)部下拉電流如果輸出為程序關閉,輸出引腳開路。定時數(shù)據(jù)傳輸圖2顯示了使用SPI總線。
CE高-低過渡
當芯片啟用(CE)引腳為拉低。Thetri-stateSerialOutput(SO)引腳驅動程序將使CE較低的時間成為可能。在CE引腳的邊緣,診斷數(shù)據(jù)來自輸出級中的電壓比較器將接入移位寄存器。如果特定輸出是高,一個邏輯信號會被塞進移位寄存器。如果輸出低,邏輯零將在這里裝的最重要的位(07)應該是顯示串行輸入(SI)引腳。一個零引腳將編程一個輸出,而一個將編程輸出關閉。
SCLK躍遷
然后應拔出串行時鐘(SCLK)引腳高。在這一點上,來自最重要輸出(07)的診斷位將出現(xiàn)在最高點這里表示07針腳高于1.8V。然后將SCLK引腳調低至高。新的SO數(shù)據(jù)將出現(xiàn)在每個邊緣之后的SCLK和新的SI數(shù)據(jù)將被鎖存到L9822ESPhift寄存器墜落邊緣。Anun有限數(shù)量的數(shù)據(jù)可以通過設備移位寄存器(輸入SI引腳,輸出SOpin),允許其他spi設備級聯(lián)在一個菊花鏈與L9822ESP。
CE低到高轉變
一旦最后一個數(shù)據(jù)位移到L9822ESP,CE銷應拉高。在CE的上升沿,移位寄存器數(shù)據(jù)是橫向的,輸出級將由新數(shù)據(jù)驅動。內(nèi)部160μs延遲定時器也將在該上升沿啟動(參見圖德)。在160μs期間,輸出將為僅由模擬限流電路保護由于故障導致平行鎖存復位條件它持續(xù)了一段時間。這個降低部件,以克服高涌流打開后可能立即流動。一旦延遲時間已過,輸出電壓為通過比較器和任何體積大于1.8的輸出進行感應瓦雷拉切多夫,應該是注意,SCLK引腳在CE引腳的兩個傳輸位置都應較低,以避免換檔注冊.thescrk輸入由計算機控制使SCLK引腳在CE引腳高。
故障條件檢查
可以用以下方法檢查故障情況。輸入新的控制字節(jié)。等等160微秒左右,以使輸出穩(wěn)定下來。在同一個控制器上計時,并觀察設備輸出的診斷數(shù)據(jù)。診斷位應與第一次打卡。任何不同之處都會指向錯誤打開輸出。如果輸出由計時為0,1作為輸出的直徑,輸出pin仍然很高并且存在短路或過載情況。如果輸入1時,輸出被編程關閉,一個零作為診斷的依據(jù)回來了輸出,沒有把輸出引腳拉高


安芯科創(chuàng)是一家國內(nèi)芯片代理和國外品牌分銷的綜合服務商,公司提供芯片ic選型、藍牙WIFI模組、進口芯片替換國產(chǎn)降成本等解決方案,可承接項目開發(fā),以及元器件一站式采購服務,類型有運放芯片、電源芯片、MO芯片、藍牙芯片、MCU芯片、二極管、三極管、電阻、電容、連接器、電感、繼電器、晶振、藍牙模組、WI模組及各類模組等電子元器件銷售。(關于元器件價格請咨詢在線客服黃經(jīng)理:15382911663)
代理分銷品牌有:ADI_亞德諾半導體/ALTBRA_阿爾特拉/BARROT_百瑞互聯(lián)/BORN_伯恩半導體/BROADCHIP_廣芯電子/COREBAI_芯佰微/DK_東科半導體/HDSC_華大半導體/holychip_芯圣/HUATECH_華泰/INFINEON_英飛凌/INTEL_英特爾/ISSI/LATTICE_萊迪思/maplesemi_美浦森/MICROCHIP_微芯/MS_瑞盟/NATION_國民技術/NEXPERIA_安世半導體/NXP_恩智浦/Panasonic_松下電器/RENESAS_瑞莎/SAMSUNG_三星/ST_意法半導體/TD_TECHCODE美國泰德半導體/TI_德州儀器/VISHAY_威世/XILINX_賽靈思/芯唐微電子等等
免責聲明:部分圖文來源網(wǎng)絡,文章內(nèi)容僅供參考,不構成投資建議,若內(nèi)容有誤或涉及侵權可聯(lián)系刪除。
Copyright ? 2002-2023 深圳市安芯科創(chuàng)科技有限公司 版權所有 備案號:粵ICP備2023092210號-1